



### VF-X25K225图像开发板 **V2.0**

深圳市奥唯思科技有限公司











# CONTENTS 目录

- 01 SZOVS 公司介绍
- 02 Xilinx FPGA开发板介绍
- 03 XC7S25 FPGA芯片介绍
- 04 VF-X25K225 开发板介绍
- 05 VF-X25K225 开发板介绍
- 06 更多产品图片

# O1 PART









### 深圳市奥唯思科技有限公司

SHENZHEN OVS TECHNOLOGY CO.,LTD.

深圳市深圳奥唯思科技有限公司,简称奥唯思(SZOVS),成立于2021年,坐落于深圳南山。公司核心团队有着数十年的**FPGA图像开发**经验,以及**多媒体ASIC**芯片设计积累。

公司专注于**FPGA图像处理**平台推广、**全国产ISP**相机研制、 **FPGA电子内窥镜系统**开发等,致力于为客户提供快速可量产、高性价比的FPGA图像加速解决方案。



Verilog HDL关键字



奥唯思,为FPGA图像而生......



#### 我是作者: FPGA界·韩老师



Coming Soon...



















2008年 2012年

2015年

2022年

2024年

2025年

杭州电子科技大学 (本科)

西安电子科技大学(硕士)

中兴微电子技术有限公司 (ZXIC)

深圳市奥唯思科技有限公司 (SZOVS)

#### 18年来,从FPGA到图像处理,从逻辑设计到时序约束

- ◆ 入行FPGA 18年,玩转易灵思、高云、Xilinx、Altera、Lattice、紫光、安路、京微雅阁等FPGA
- ◆ 写过近10本FPGA书籍,大部分已经是高校的授课教程,培养FPGA下一代
- ◆ 指导 + 培养过无数FPGA设计、ASIC原型验证工程师
- ◆ 任多个高校 外聘授课教师、企业导师









凭着FPGA行业十几年的技术积累,奥唯思帮客户快速方案落地,为**易灵思、高云、安路、Lattice、图为科技、创龙科技、思特威、成都微光**等知名企业提供FPGA图像解决方案,得到了市场广泛的支持与认可……













奥唯思,为FPGA图像而生……

www.szovs.com







# 02 PART



### Xilinx FPGA开发板介绍







### FPGA开发板产品-赛灵思相关









VF-X100K676 赛灵思<mark>A7</mark> FPGA图像开发板



VF-X70K676 赛灵思K7 FPGA图像开发板



VF-Z7020 赛灵思<mark>ZYNQ</mark> FPGA开发板

| 뀣믁                         | 系列       | 资源           | 存储     | DVP<br>相机 | MIPI<br>相机 | 图像<br>接口                      | 通信接口                              | 特性描述                               |
|----------------------------|----------|--------------|--------|-----------|------------|-------------------------------|-----------------------------------|------------------------------------|
| VF-X25K255                 | Spartan7 | 25K          | DDR3   | <b>√</b>  |            | HDMI, LVDS, RGB<br>子卡         | UART<br>USB2.0 <del>卡</del>       | 配套《FPGA图像》1书<br>入门级25K FPGA开发板     |
| VF-X100K676<br>VF-X200K676 | Artix7   | 100K<br>200K | DDR3*2 | √         | √<br>双目    | HDMI, LVDS<br>MIPI CSI, RGB子卡 | UART PCIE2.0<br>SFP USB3.0<br>以太网 | 配套《FPGA图像》1书<br>进阶100/200K FPGA开发板 |
| VF-X70K676                 | Kintex7  | 70K          | DDR3*2 | √<br>双目   |            | HDMI, LVDS<br>RGB子卡           | UART PCIE2.0<br>SFP               | 配套《FPGA图像》1书<br>进阶70K FPGA开发板      |
| VF-Z7020                   | ZYNQ     | 85K          | DDR3   | V         | √          | RGB<br>HDMI                   | UART<br>以太网                       | 入门ZYNQ图像处理<br>完整的MIPI解决方案          |



### CMOS摄像头模组





















| <b>型</b> 号  | 厂家     | 色彩  | 靶面    | 像素     | 分辨率       | 曝光 | 帧率  | 接口        | 镜头  | 焦距     | 特性           |
|-------------|--------|-----|-------|--------|-----------|----|-----|-----------|-----|--------|--------------|
| VS-SC535HGS | 思特威    | 黑白  | 2/3   | 3.45um | 2440*2048 | 全局 | 80  | MIPI DPHY | СП  | 16mm   | 大靶面、高分、全局    |
| VS-SC233HGS | 思特威    | 黑/彩 | 1/2.6 | 3.0um  | 1920*1080 | 全局 | 120 | MIPI DHPY | M12 | 3.6mm  | 全局、高速、1080P  |
| VS-SC130GS  | 思特威    | 黑/彩 | 1/2.7 | 4um    | 1280*1024 | 全局 | 240 | MIPI DHPY | M12 | 3.6mm  | 全局、高速、低照度    |
| VS-SC2210   | 思特威    | 彩色  | 1/1.8 | 4um    | 1920*1080 | 卷帘 | 60  | MIPI DPHY | M12 | 6mm    | 大靶面、低照度      |
| VS-SC101IOT | 思特威    | 彩色  | 1/4.2 | 2.9um  | 1280*720  | 卷帘 | 30  | DVP 8bit  | M12 | 4mm    | 彩色、集成ISP     |
| VS-IMX586   | 索尼     | 彩色  | 1/2   | 0.8um  | 8000*6000 | 卷帘 | 30  | MIPI CPHY | /   | 3.95mm | 4800万,CPHY相机 |
| VS-AR0135   | Aptina | 黑白  | 1/3   | 3.75um | 1280*1024 | 全局 | 60  | DVP 8bit  | M12 | 3.6mm  | 全局黑白、车规      |
| VS-MT9V034  | Micron | 黑白  | 1/3   | 6um    | 752*480   | 全局 | 60  | DVP 8bit  | M12 | 4mm    | 全局、850nm敏感   |
| VS-OV5640   | 豪威     | 彩色  | 1/4   | 1.4um  | 2592*1944 | 卷帘 | 15  | DVP 8bit  | M12 | 4mm    | 彩色,集成ISP     |
| VS-MT9M001  | Micron | 彩色  | 1/2   | 5.2um  | 1280*1024 | 卷帘 | 30  | DVP 8bit  | M12 | 8mm    | 大靶面、低成本      |

备注: 提供基于Xilinx FPGA的驱动Demo

# 03 PART



### XC7S25 FPGA芯片介绍





7 Series FPGAs Data Sheet: Overview

#### **Spartan-7 FPGA Feature Summary**

Table 2: Spartan-7 FPGA Feature Summary by Device

|                       |                       | CLB                            |                              |       | Block RAM Blocks(3) |             |                     |      |    |                |                                   |                 |     |
|-----------------------|-----------------------|--------------------------------|------------------------------|-------|---------------------|-------------|---------------------|------|----|----------------|-----------------------------------|-----------------|-----|
| Device Logic<br>Cells | Slices <sup>(1)</sup> | Max<br>Distributed<br>RAM (Kb) | DSP<br>Slices <sup>(2)</sup> | 18 Kb | 36 Kb               | Max<br>(Kb) | CMTs <sup>(4)</sup> | PCle | GT | XADC<br>Blocks | Total I/O<br>Banks <sup>(5)</sup> | Max User<br>I/O |     |
| XC7S6                 | 6,000                 | 938                            | 70                           | 10    | 10                  | 5           | 180                 | 2    | 0  | 0              | 0                                 | 2               | 100 |
| XC7S15                | 12,800                | 2,000                          | 150                          | 20    | 20                  | 10          | 360                 | 2    | 0  | 0              | 0                                 | 2               | 100 |
| XC7S25                | 23,360                | 3,650                          | 313                          | 80    | 90                  | 45          | 1,620               | 3    | 0  | 0              | 1                                 | 3               | 150 |
| XC7S50                | 52,160                | 8,150                          | 600                          | 120   | 150                 | 75          | 2,700               | 5    | 0  | 0              | 1                                 | 5               | 250 |
| XC7S75                | 76,800                | 12,000                         | 832                          | 140   | 180                 | 90          | 3,240               | 8    | 0  | 0              | 1                                 | 8               | 400 |
| XC7S100               | 102,400               | 16,000                         | 1,100                        | 160   | 240                 | 120         | 4,320               | 8    | 0  | 0              | 1                                 | 8               | 400 |

# O4 PART



### VF-X25K225 开发板介绍







1板集成,应有尽有

| 参数     | 描述                                                                                                                          |
|--------|-----------------------------------------------------------------------------------------------------------------------------|
| 供应商    | 奥唯思 科技                                                                                                                      |
| 核心板型号  | VF-X25K225                                                                                                                  |
| FPGA厂家 | Xilinx (赛灵思) Spartan-7系列                                                                                                    |
| FPGA型号 | XC7S25-CSGA225                                                                                                              |
| FPGA资源 | 25K 逻辑单元,DDR3 IP,80个DSP                                                                                                     |
| DDR3存储 | DDR3 16bit 4Gb: K4B4G1646E                                                                                                  |
| PCBA尺寸 | 长100mm * 宽80mm                                                                                                              |
| PCB工艺  | 4层 1.6mm 沉金 亚黑                                                                                                              |
| 板载功能   | <ul><li>● 8个LED灯</li><li>● 4个独立按键, 1个硬复位按键</li><li>● 1个USB串口 (CH340N)</li><li>● DC3-40 40P 用户接口</li></ul>                   |
| 图像接口   | <ul><li>● 1路DVP相机接口(兼容奥唯思 科技所有DVP模组)</li><li>● 1路LVDS LCD接口(1024*600显示屏)</li><li>● DC3-40可扩展800*480/1024*600 RGB屏</li></ul> |
| 备注     | 完全配套《基于MATLAB与FPGA的图像处理教程》                                                                                                  |









# 05 PART



### FPGA开发板 Demo资料介绍



### FPGA开发板 基础Demo介绍



| 序号 | 工程名                         | 设计描述                             |
|----|-----------------------------|----------------------------------|
| 1  | 01_LED_8bit_Test            | LED流水灯测试实验(核心板)                  |
| 2  | 02_KEY_2bit_Test            | 独立按键测试实验(核心板)                    |
| 3  | 03_FPGA_UART_Test           | UART串口测试实验                       |
| 4  | 04_RGBLCD_Test_800480       | 800*480 RGBLCD显示实验               |
| 5  | 05_FPGA_DDR3_Test           | DDR3读写测试实验(核心板)                  |
| 6  | 06_LVDS_LCD_Test_1024600    | 1024*600 LVDS LCD显示实验            |
| 7  | 07_HDMI_Disp_Test_720P      | 1280*720@60 HDMI显示实验             |
| 8  | 08_HDMI_Disp_Test_1080P     | 1920*1080@60 HDMI显示实验            |
| 9  | 09_CMOS_OV5640_HDMI_720P    | 基于OV5640的DVP相机采集+HDMI 720P显示     |
| 10 | 10_CMOS_OV5640_LVDS_1024600 | 基于OV5640的DVP相机采集+LVDS 1024*600显示 |
| 11 | 11_CMOS_AR0135_HDMI_720P    | 基于AR0135的DVP相机采集+HDMI 720P显示     |
| 12 | 12_CMOS_AR0135_LVDS_1024600 | 基于AR0135的DVP相机采集+LVDS 1024*600显示 |

支持DVP模组: AR0135、OV5640



### FPGA开发板 图像Demo介绍



| 序号 | 工程名                        | 设计描述                     |
|----|----------------------------|--------------------------|
| 1  | 3.1_Histgram_EQ            | 直方图均衡算法FPGA加速            |
| 2  | 3.2_Image_Constrast        | 对比度增强算法FPGA加速            |
| 3  | 3.3_Gamma_Mapping          | Gamma映射算法FPGA加速          |
| 4  | 4.1_Avg_Filter             | 均值滤波算法FPGA加速             |
| 5  | 4.2_Med_Filter             | 中值滤波算法FPGA加速             |
| 6  | 4.3_Gaussian_Filter        | 高斯滤波算法FPGA加速             |
| 7  | 4.4_Bilateral_Filter       | 双边滤波算法FPGA加速             |
| 8  | 5.3_Region_Binarization    | 局部阈值二值化算法FPGA加速          |
| 9  | 5.4_Sobel_Edge_Detector    | Sobel边缘检测算法FPGA加速        |
| 10 | 5.5_Bin_Erosion_Dilation   | 腐蚀、膨胀算法FPGA加速            |
| 11 | 5.6_Frame_Difference_Test  | 基于帧间差的运动追踪算法FPGA加速       |
| 12 | 6.2_Robert_Sharpen         | 基于Robert算子锐化算法FPGA加速     |
| 13 | 6.3_Sobel_Sharpen          | 基于Sobel算子锐化算法的FPGA加速     |
| 14 | 6.4_Laplacian_Sharpen      | 基于Laplacian算子锐化算法的FPGA加速 |
| 15 | 7.1_Nearest_Interpolation  | 最近邻域插值缩放算法的FPGA加速        |
| 16 | 7.2_Bilinear_Interpolation | 双线性插值缩放算法的FPGA加速         |
|    | Lenet5咨询不足                 | ! 只能在70T/100T L 全现       |

Lenet5资源不足,只能在70T/100T上实现



### 配套《基于MATLAB与FPGA的图像处理》



#### 目录

- 第1章 什么是硬件加速引擎
- 第2章 RGB转YCbCr算法介绍及MATLAB与FPGA实现
- 第3章 常用图像增强算法介绍及MATLAB与FPGA实现
- 第4章 常用图像降噪算法介绍及MATLAB与FPGA实现
- 第5章 常用图像二值化算法介绍及MATLAB与FPGA实现
- 第6章 常用图像锐化算法介绍及MATLAB与FPGA实现
- 第7章 常用图像缩放算法介绍及MATLAB与FPGA实现
- 第8章 基于LeNet5的深度学习算法介绍及MATLAB与FPGA实现
- 第9章 传统ISP及AISP的图像处理硬件加速引擎介绍



- 国内第一本基于MATLAB/FPGA的图像处理教程
- FPGA图像算法硬件加速进阶(中级学者)
- **2024已累积销售近万本**,受广泛好评
- 目前已经被多家高校选定,作为大学教材
- Bilibili连载视频教程(基于本FPGA开发板)



### FPGA终点: 图像算法开发







### FPGA开发板 套餐介绍









1024\*600 LVDS/RGB液晶屏

可选

800\*480 RGB IPS触摸屏





USB2.0 68013子卡





### FPGA开发板 测试场景





Xilinx FPGA 图像开发板

# 06 PART



更多图片展示



### 基于DDR3的HDMI 1080P显示Demo





测试场景介绍:

1) DDR3:800MHz (1颗) 2) HDMI输出:LVDS模拟 3) 1920\*1080@60输出图像





### 基于AR0135的实时HDMI 720PP60显示









#### 测试场景介绍:

1) AR0135: 1280\*720@60黑白全局曝光相机

2) DDR3+HDMI: AXI缓存+720P/1080P RGB输出



### 奥唯思,为FPGA图像而生...

# **THANKS**

官方网站: www.szovs.com (资料下载)

官方淘宝: <a href="https://szovs.taobao.com">https://szovs.taobao.com</a>

"奥唯思FPGA"店铺

FPGA论坛: <u>www.crazyfpga.com</u>

FPGA交流群: 851598171 (QQ)



♀ 深圳市南山区朗山路11号同方科兴科学园E栋501



CrazyFPGA 公众号



深圳奥唯思 官微



企微业务 联系方式